時鐘系統(tǒng)中包括差分時鐘和單端時鐘,差分時鐘主要是由差分鐘振輸出或者由單端鐘振與時鐘發(fā)生器共同產(chǎn)生,差分時鐘對于高速信號來說至關(guān)重要,如果設(shè)計不好會直接影響系統(tǒng)穩(wěn)定性,導(dǎo)致系統(tǒng)丟包等問題,此交換機(jī)系統(tǒng)是FPGA輸出的千兆以太網(wǎng),需要對FPGA系統(tǒng)輸入一路125MHz差分晶振輸出時鐘,支持LVDS電平,3.3V電壓。
根據(jù)上述對比,AKER安暮晶振非常適用在工業(yè)應(yīng)用中,AKER差分進(jìn)口晶振具有可靠性高,采用單端鐘振加時鐘發(fā)生器方案電路復(fù)雜,成本增加,綜上選取AKER晶振的差分時鐘SMDN-751,AKER差分時鐘電路相對簡單,只需要對VDD進(jìn)行供電,增加10uf,0.1uF的濾波電容即可,3.3V通過磁珠隔離,輸出125M差分時鐘只需要串接0.1uF的電容,即可送入FPGA中。
AKER晶振能夠滿足FPGA輸出的千兆以太網(wǎng)通信不丟包,高低溫能夠滿足設(shè)計要求,SMDN-751差分晶振具有較好的高低溫適應(yīng)能力,振蕩啟動時間最大僅3ms,響應(yīng)很快,相位抖動最大僅0.6ps,相位噪聲很低,有較好的頻率輸出的穩(wěn)定性,年老化率較低,表明產(chǎn)品的環(huán)境穩(wěn)定性高,可靠性好,能夠長期保持高精度輸出。